TASKING gab bekannt, dass seine ISO 26262 (funktionale Sicherheit) und ISO/SAE 21434 (Cybersicherheit) konformen Compiler jetzt die FuSa-zertifizierte RISC-V-IP von Andes vollständig unterstützen. Dieser Fortschritt erweitert die RISC-V-Toolsuite von TASKING um Kompilierungs-, Debugging-, Performance-Tuning-, Timing- und Coverage-Analyse-Tools und bietet damit eine umfassende Lösung für die Entwicklung von Automobilsystemen. Dieser Meilenstein stellt einen bedeutenden Schritt dar, um SoC-Design-Teams und Softwareentwickler im Automobilbereich in die Lage zu versetzen, hoch optimierte und zertifizierbare RISC-V-basierte Lösungen zu entwickeln.

Der neu eingeführte RISC-V Compiler, der mit den ASIL D Standards konform ist, unterstützt nahtlos sowohl die aktuellen als auch die zukünftigen FuSa-zertifizierten Andes RISC-Vores. Besonders hervorzuheben ist die Anpassungsfähigkeit des Compilers an den RISC-V ISA und seine Erweiterungen, einschließlich der Andes-spezifischen Erweiterungen, die eine dynamische, auf das Zielgerät zugeschnittene Optimierung gewährleisten und damit die Effizienz und Leistung steigern. Andes Technology hat mit der Einführung des weltweit ersten vollständig ISO-26262-konformen RISC-V-Kerns, N25F-SE, im Jahr 2022 bemerkenswerte Meilensteine auf dem Automobilmarkt erreicht.

Anschließend wird Andes in Kürze den ASIL-B-zertifizierten D25F-SE vorstellen, der mit der RISC-V SIMD/DSP P-Extension-Unterstützung (Entwurf) ausgestattet ist und die effiziente Verarbeitung mehrerer Daten in einer einzigen Anweisung ermöglicht. In Zukunft wird Andes Prozessoren auf den Markt bringen, die den ASIL-D-Standard erfüllen, darunter der kompakte und sichere D23-SE, der leistungsstarke D45-SE und der kommende ADAS-fähige Kern der AX60-Serie. Diese Fortschritte unterstreichen die Fähigkeit von Andes, maßgeschneiderte Lösungen für verschiedene Anwendungen im Automobilbereich anzubieten und unterstreichen seine führende Kompetenz auf dem Markt für RISC-V-IP im Automobilbereich.