Synopsys, Inc. kündigte einen neuen RF-Design-Flow an, der zusammen mit Ansys und Keysight für den TSMC N6RF-Prozess entwickelt wurde, die fortschrittlichste RF-CMOS-Technologie, die erhebliche Leistungs- und Stromeffizienzsteigerungen bietet. Der Flow hilft gemeinsamen Kunden, den Stromverbrauch und die Leistung für 5G-Chips zu optimieren und gleichzeitig die Designproduktivität für eine schnellere Markteinführung zu beschleunigen. RFICs für drahtlose Datenübertragungssysteme, wie z.B. Transceiver und RF-Front-End-Komponenten, werden aufgrund der Anforderungen unserer vernetzten Welt immer komplexer.

Von diesen drahtlosen Systemen der nächsten Generation wird erwartet, dass sie eine höhere Bandbreite, geringere Latenzzeiten und eine bessere Abdeckung für mehr verbundene Geräte bieten. Um sicherzustellen, dass ihre RFICs diese Anforderungen erfüllen können, müssen die Designer in der Lage sein, Parameter wie HF-Leistung, Spektrum, Wellenlänge und Bandbreite genau zu messen. Der neue RF-Design-Referenzfluss verbessert die Design-Durchlaufzeit mit branchenführender Schaltungssimulation und Layoutproduktivität sowie präziser elektromagnetischer (EM) Modellierung und Elektromigrations-/IR-Drop (EMIR)-Analyse.

Der Flow umfasst das Design- und Layoutprodukt SynopsysCustom Compiler™, das Schaltungssimulationsprodukt SynopsysPrimeSim™, das Signoff-Produkt SynopsysStarRC™ für die Extraktion von Parasiten und das Produkt SynopsysIC Validator™ für die physikalische Verifikation; Ansys VeloceRF™ Produkt zur Synthese von induktiven Komponenten und Übertragungsleitungen, Ansys RaptorX™ und Ansys RaptorH™, die fortschrittlichen elektromagnetischen (EM) Analyseprodukte für den Nanometerbereich, sowie Ansys Totem-SC®; und PathWave RFPro von Keysight für die EM-Simulation.